

| Disciplina: Arquitectura de computador | Ano Lectivo: 2024/2025            |                |
|----------------------------------------|-----------------------------------|----------------|
| Curso: Informática de Gestão           | I <sup>a</sup> Frequência - CHAVE | Iº Semestre    |
| Docente: : Eng.º Nzuzi Rodolfo         | Data: 30/ <b>04/2024</b>          | Duração: 1h:30 |
| Nome:                                  | Turma: <b>B</b>                   | 1º Ano         |

- 1. (4 val) Um estudante do 5° ano de engenharia informática do INSTIC, está a escrever um artigo ciêntifico sobre organização e arquitectura de computadores e durante a pesquisa ele encotra dificuldade em provar certas afirmações, ajude-o preenchendo com V-verdadeiro, F-falso, justificando os falsos?
  - a) É uma questão de projeto arquitetural se o computador deve ter uma unidade de multiplicação(F)R: Uma unidade é um elemento de projecto organizacional.
  - b) É uma questão de projeto organizacional se o computador deve ter detalhes de hardware transparentes ao programador que realizem a instrução de multiplicação (V)
  - c) É uma questão de projeto arquitetural se o computador deve ter uma técnicas de endereçamento de memória capaz de endereçar operandos de uma instrução de multiplicação e outras operações aritmeticas(**V**)
  - d) É uma questão de projeto organizacional se o computador deve ter uma instrução de multiplicação ( F ) R: Instrução de multiplicação refere-se a uma questão de projecto arquitectural.
- 2. (3,5 val) O departamento de informática do INSTIC, pretende construir um computador para definição da extrutura de interconexão pretende-se fazer o uso de barramento multiplos para conectar diversos componentes do computador?
  a) Que vantagens têm relativamente se fizesse o uso de um único barramento? destacando as causas ou problemas R:Não há vantagens, pois devido muitos dispositivos em um único barramento causa atraso de propagação dos sinais e quando transferência de dados se aproxima da capacidade máxima do barramento causa Gargalo(congestionamento); Portanto faz-se bem em utilizar múltiplos barramentos organizados de forma hierárquica que dará mais eficiência nas transferência de dados entre os principais modulos.
- 3. Dada uma certa memória de um computador hipotético, capaz da armazenar nas suas celulas 4096 informações e possui 4096 celulas.

R: Dados: M = 4096; N = 4096.

a) Qual é o tamanho da celula e com quantos bits podemos representar os endereços ? (1 valor) R:  $M = 2^B => 4096 = 2^B => 2^{12} = 2^B => tamanho da celula(B) = 12 bits;$ 

$$N = 2^E \Rightarrow 4096 = 2^E \Rightarrow 2^{12} = 2^E$$

=> podemos representar os endereçoa(E)=12 bits;

b) Qual o valores em binário dos endereços 24; 30 e 50 e tamanho em byte dessa memória? (2 valores) R:

|      | 2048       | 1024 | 512 | 256 | 128 | 64 | 32 | 16 | 8 | 4 | 2 | 1 |
|------|------------|------|-----|-----|-----|----|----|----|---|---|---|---|
|      |            |      |     |     |     |    | 0  |    |   |   |   |   |
| 30 — | <b>→</b> 0 | 0    | 0   | 0   | 0   | 0  | 0  | 1  | 1 | 1 | 1 | 0 |
| 50 — | <b>→</b> 0 | 0    | 0   | 0   | 0   | 0  | 1  | 1  | 0 | 0 | 1 | 0 |

Tamanho da memória $(T) = N \times B = 2^2 \times 2^{10} \times 12bits = 48Kbits$ =  $49152bits = 6144bytes = 4 \times 12 \times 2^7 bytes = 6KB$ 

c) Faça o layout dessa mémoria prenchida com os endereço e valores por cada celula até a 6ª celula.? ( 2 valores)R:

| 0 | 00000000000           |
|---|-----------------------|
| 1 | 00000000001           |
| 2 | 00000000010           |
| 3 | 00000000011           |
| 4 | 00000000100           |
| 5 | 00000000101           |
| 6 | 00000000110           |
|   | 1<br>2<br>3<br>4<br>5 |

- 4 Suponha que em certo computador hipotético de mémoria de capacidade de **8EB** e suas celulas tivessem tamanho de 8 bits.**R: Dados : T= 8EB; B=8bits= 1byte.** 
  - a) Quantas linhas de endereços e dados são necessário para este chip de memória ? ( 2 valores)R:  $N = 2^E$ ;  $T = N \times B => T = 2^E \times B => \frac{T}{B} = 2^E => \frac{8EB}{1B} = 2^E => 8 \times 2^{60} => 2^E = 2^3 \times 2^{60} => E =$

63bits que é inerente a 63 linhas de endereços

b) Quantas celulas contém essa mémoria ( 1valor)

R: 
$$N = \frac{T}{B} = \frac{8EB}{1B} = > N = 8E = 8 \times 2^{60}$$
 celulas

5 – Faça o esboço do ciclo de instrução da cpu, explicando cada um dos seus passos a executar um conjunto de instruções ? (4,5 valores) R:



- 1-Busca a instrução: UC lê da memória próxima instrução a executar (cujo endereço está em PC) e copia-a para IR; 2. Decodifica a instrução atual: UC determina qual é a instrução(operação),investigando conteúdo de IR;
- 3. Determina o endereço e busca o operando na memória (quando necessário): Caso instrução precise de operandos na memória, UC lê operandos da memória;4. Executa a operação (sinais de controle): ALU executa operação indicada pela instrução, utilizando operandos e gerando resultado;5.(fim) Armazena os resultados: caso instrução precise que resultado fique na memória, UC escreve resultado na memória 6. Repete passos anteriores: UC atualiza PC, para apontar para próxima instrução a executar